查看: 873|回复: 0

串行FIR低通滤波器的FPGA设计

[复制链接]

40

主题

142

帖子

358

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
358
发表于 22:33 | 显示全部楼层 |阅读模式
串行FIR低通滤波器的FPGA设计(论文10000字)
摘 要
生活中处处涉及信号,但它在产生和传播时会掺杂着众多其它无用噪声,严重破坏其质量。由此,滤波技术就显得尤为关键了。为此,人们设计使用滤波器将众多信号中有用部分留下来,将无用信号滤出去。现代工程中优先考虑使用数字系统,它具有高功率、小体积、速度快、性价比高等特征。因此,数字滤波器渐渐成为工程中的宠儿。
有限脉冲响应FIR(Finite Impulse Response)滤波器,顾名思义,抽样数量有限,卷积个数随之确定,具有精准的线性相位特性,传输过程中不产生失真,在生产生活各项工程中广受欢迎。串行滤波器结构简单,实现方便,在对滤波器阶数要求低的系统中普遍应用。
现场可编程门阵列FPGA(Field Programmable Gate Array)属于ASIC中半定制电路。它使用起来很是灵活,通用性强、规模大、体积小、现场可编程,可以完成各种庞杂的数字电路各项功能。这些优点增广了FPGA在生产生活中的普及范围,受到大众的喜爱。
Verilog HDL语言在设计数字电路方面十分普及。它简洁高效、方便使用,同时功能还很强大,对各种工程设计人员都很适用。利用Verilog语言能够实现的功能,就能够对复杂系统构造出清晰明了的结构。其实,Verilog HDL语言已被认为是事实上的ASIC行业标准。

目 录
摘 要    I
Abstract    II
引 言    1
第一章 绪论    2
1.1 课题背景    2
1.2 研究的目的及意义    2
1.3 国内外研究现状    3
1.4 研究主要内容    3
第二章 串行FIR低通滤波器的FPGA设计原理    4 内容来自www.56doC.com
2.1 串行FIR低通滤波器基础理论    4
2.2 串行FIR低通滤波器的设计方法    5
2.2.1 窗函数法    5
2.2.2 频率采样法    8
2.2.3 FIR滤波器的优化    8
2.3 FPGA原理    9
2.3.1 可编程逻辑器件简介    9
2.3.2 FPGA的原理与结构    10
2.3.3 FPGA的基本设计流程    11
2.4 硬件描述语言Verilog HDL    11
第三章 串行FIR低通滤波器的实现    14
3.1 串行FIR低通滤波器的MATLAB设计    14
3.1.1 fir1函数    14
3.1.2 fir2函数    15
3.1.3 FDAtool工具    15
3.2 串行FIR低通滤波器的FPGA实现    20
3.2.1 基于Verilog HDL的设计    20
3.2.2 基于FPGA的硬件设计    21
第四章 实验结果与分析    24
4.1 实验结果    24
4.2 结果分析    28 版权所有56DOC.COM
结 论    29
参考文献    30
谢 辞    31
附 录    32
附录1 MATLAB中滤波器系数量化程序    32
附录2 Verilog HDL程序    34
下载地址:
游客,本付费内容需要支付 80金币 才能浏览支付

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

 
在线客服
点击这里给我发消息 点击这里给我发消息
免费下载论文
一站式论文服务

微信扫一扫,多种方式联系平台客服!
  • 关于资料
    提供的资料属本站所有,内容审核过,保证质量,严禁转载.
  • 关于发货
    提供下载链接或发送至您的邮箱,资料可重复发送,确保您收到为止.
  • 疑难解答
    收到资料后若有任何疑难问题,均可通过本站客服提供帮助解决.
  • 售后服务
    我们确保发送的资料和介绍一致,如核实为不符,可以申请售后.
  • 本站邦邦毕业论文网所列毕业设计(论文)资料均属于原创者所有,初衷是为大家在做毕业设计(论文)过程中参考和学习交流之用,请勿做其他非法用途,转载必究,如有侵犯您的权利或有损您的利益,请联系本站,经查实我们会立即进行修正或删除相关内容! 2a7a.com 版权所有,严禁抄袭 桂ICP备18006264号-1 写作人才招聘
    客服服务时间:09:00-22:30(周一至周日)
    返回顶部